特許
J-GLOBAL ID:201703007393674329

情報処理装置,情報処理方法,プログラム

発明者:
出願人/特許権者:
代理人 (2件): 土井 健二 ,  林 恒徳
公報種別:再公表公報
出願番号(国際出願番号):JP2013075416
公開番号(公開出願番号):WO2015-040728
出願日: 2013年09月20日
公開日(公表日): 2015年03月26日
要約:
仮想計算機の記憶装置に対するアクセス効率の低下を防止する。情報処理装置は,複数の記憶部のうち第1の記憶部内の複数の記憶領域をそれぞれ複数の仮想計算機に割り当て前記複数の仮想計算機を起動する仮想化部と,前記複数の仮想計算機の何れか1つの仮想計算機による,前記1つの仮想計算機に割り当てられた記憶領域へのアクセス効率が基準値よりも低下すると,前記1つの仮想計算機に割り当てる記憶領域を,前記第1の記憶部から前記第1の記憶部以外の第2の記憶部に切り換える制御部とを有する。
請求項(抜粋):
複数の記憶部のうち第1の記憶部内の複数の記憶領域をそれぞれ複数の仮想計算機に割り当て前記複数の仮想計算機を起動する仮想化部と, 前記複数の仮想計算機の何れか1つの仮想計算機による,前記1つの仮想計算機に割り当てられた記憶領域へのアクセス効率が基準値よりも低下すると,前記1つの仮想計算機に割り当てる記憶領域を,前記第1の記憶部から前記第1の記憶部以外の第2の記憶部に切り換える制御部とを有する 情報処理装置。
IPC (3件):
G06F 13/14 ,  G06F 13/10 ,  G06F 3/06
FI (4件):
G06F13/14 310F ,  G06F13/10 330C ,  G06F13/10 340A ,  G06F3/06 301Z

前のページに戻る