特許
J-GLOBAL ID:201703018962285850

並列ビットインターリーバ

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人 ナカジマ知的財産綜合事務所
公報種別:公開公報
出願番号(国際出願番号):特願2016-179350
公開番号(公開出願番号):特開2017-022757
出願日: 2016年09月14日
公開日(公表日): 2017年01月26日
要約:
【課題】疑似巡回低密度パリティチェック符号の符号語に施すインターリーブの効率化を実現する方法を提供する。【解決手段】それぞれがQ個のビットからなるN個の巡回ブロックで構成されるN×Qビットの符号語に対して、巡回ブロックの並び替えを規定した巡回ブロックパーミュテーション規則に従って巡回ブロック単位の並び替えを行う巡回ブロックパーミュテーション処理を施す巡回ブロックパーミュテーションステップと、巡回ブロックパーミュテーション処理が施された符号語に対して、ビットの並び替えを規定したビットパーミュテーション規則に従ってビットの並び替えを行うビットパーミュテーション処理を施すビットパーミュテーションステップと、ビットパーミュテーション処理が施された符号語を、それぞれがM個のビットよりなる複数のコンステレーション語に分割する分割ステップと、を有し、NがMの倍数でないときの規則を定める。【選択図】図23
請求項(抜粋):
リピートアキュミュレート疑似巡回低密度パリティチェック符号化方式を含む疑似巡回低密度パリティチェック符号化方式で生成された符号語のビットを並び替えるビットインターリーブ方法であって、 前記ビットインターリーブ方法は、 それぞれがQ個のビットからなるN個の巡回ブロックで構成されるN×Qビットの前記符号語に対して、前記巡回ブロックの並び替えを規定した巡回ブロックパーミュテーション規則に従って前記巡回ブロック単位の並び替えを行う巡回ブロックパーミュテーション処理を施す巡回ブロックパーミュテーションステップと、 前記巡回ブロックパーミュテーション処理が施された前記符号語に対して、ビットの並び替えを規定したビットパーミュテーション規則に従ってビットの並び替えを行うビットパーミュテーション処理を施すビットパーミュテーションステップと、 前記ビットパーミュテーション処理が施された符号語を、それぞれがM個のビットよりなる複数のコンステレーション語に分割する分割ステップと、 を有し、 前記Nは前記Mの倍数でなく、 前記ビットパーミュテーション規則は、NをMで割った余りをXとすると、N’=N-X個の巡回ブロックについて、各前記巡回ブロックのQ個のビットをM行の行列のうちの一つの行の行方向に書き込み、列方向に読み出すことと等価なカラム-ロウパーミュテーション処理を施す規則である、 ことを特徴とするビットインターリーブ方法。
IPC (2件):
H03M 13/27 ,  H03M 13/19
FI (2件):
H03M13/27 ,  H03M13/19

前のページに戻る