文献
J-GLOBAL ID:201802214410981586   整理番号:18A2022458

Hilbert変換器を用いたCMOSスイッチトキャパシタDSB-SSBコンバータ【JST・京大機械翻訳】

CMOS Switched-Capacitor DSB-SSB Converter Using a Hilbert Transformer
著者 (3件):
資料名:
巻: 65  号: 11  ページ: 1494-1498  発行年: 2018年 
JST資料番号: W0347A  ISSN: 1549-7747  CODEN: ITCSFK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
二重側波帯振幅変調信号の単一側波帯への変換のためのアナログ集積回路の実現を示した。コンバータは離散時間スイッチドキャパシタ回路により実装され,キャパシタ不整合に対して低い感度を持つHilbert変圧器を実現するために構造的に全通過フィルタを採用する。周波数混合器の代わりに可変利得増幅器を用いることにより,回路の複雑さと関連する非線形性が大幅に低減される。チップは金属-金属キャパシタを用いて180nm CMOS技術で作製した。1.8V電源と1V差動入力/出力信号に対して,実験結果は,コンバータが,低側波帯変調に対して39.5dB以上,およびキャリア周波数の25%から75%までの入力周波数による上部側波帯変調に対して38.0dBより大きい画像除去比(IRR)を達成することを示した。そのシリコン面積は1.09mm2であり,コンバータは1MHzサンプリング周波数で17.7mWしか消費しないが,そのIRRは回路トリミングなしで20チップサンプルの間でわずか0.5dBの標準偏差を示す。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 

前のページに戻る