文献
J-GLOBAL ID:201802214695304127   整理番号:18A0846777

ハードウェアインザループ試験のためのディジタルセンサシミュレーションフレームワーク【JST・京大機械翻訳】

Digital sensor simulation frame work for hardware-in-the-loop testing
著者 (2件):
資料名:
巻: 2017  号: ICICICT  ページ: 813-817  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ハードウェアインザループ(HIL)シミュレーションは,制御システムにインタフェイスする物理システムの入出力(I/O)挙動をシミュレートする動的試験技術である。HIL試験は,設計者が物理システムのリアルタイム挙動と特性をシミュレートすることを可能にし,実際のハードウェアまたは操作環境を必要とせずに,物理システム上で動作する装置下試験(DUT)をテストする。本論文では,考慮した物理システムはディジタルセンサであり,制御システムはこれらのセンサから出力を利用するQTベースの応用である。したがって,関心のあるセンサのモデルは,同じのデータシートの助けを借りて作成され,モデリングハードウェアに実装される。提案したHILシミュレータは,I2C出力を持つセンサのシミュレーションに使用できる。加速度計センサ-BMA280とBMC150を選択のハードウェアに実装し,同一のコードライブラリを作成した。これは,種々のセンサやアクチュエータを含む大規模システムを試験する費用効果的な方法を提供する。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
電装品  ,  試験方法と試験 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る