文献
J-GLOBAL ID:201802221283117799   整理番号:18A0824065

実時間FMCWレーダ応用のためのハードウェア加速埋込みSARプロセッサ【JST・京大機械翻訳】

Hardware-accelerated embedded SAR processor for realtime FMCW radar applications
著者 (5件):
資料名:
巻: 2018  号: GeMiC  ページ: 263-266  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高効率信号処理のためのハードウェア加速を用いた周波数変調連続波(FMCW)レーダ用の実時間合成開口レーダ(SAR)イメージングシステムを示した。この目的のために,距離圧縮に高速Fourier変換(FFT)を用い,各測定後にデータを処理する能力を組み合わせることにより,この目的のために逆投影アルゴリズムを用いた。第二のレーダセンサは測定過程中の自由運動の可能性を提供する。信号処理を,チップ(SoC)上のXilinx Zynq-7000システム上で実行した。それは,FFTと逆投影アルゴリズムのような適切な機能のハードウェア加速のために使用できるプログラマブル論理と同様に,プロセッサシステムを持っている。このシステム設計により,2秒当たり107の測定を処理できる。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
信号理論 

前のページに戻る