文献
J-GLOBAL ID:201802223190707683   整理番号:18A1148115

0.18μm CMOSプロセスにおけるバンドギャップ基準による電流不足電圧制御発振器の設計【JST・京大機械翻訳】

Design of current starved voltage control oscillator with band gap reference in 0.18μm CMOS process
著者 (2件):
資料名:
巻: 2017  号: RISE  ページ: 375-380  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
より少ない設計サイクル時間でのアナログおよび混合モード信号応用のための線形および広い範囲の電圧制御発振器の現在の設計は,電子工学技術者にとって挑戦的な仕事である。電力供給雑音がPLL雑音性能に影響する重要な因子の一つであるので,バンドギャップ参照電圧源が必要である。本論文では,PLL応用のための電力供給雑音を低減するための,Band Gap参照電流起動電圧制御発振器(BG-CSVCO)回路の新しい設計技術について述べた。BG-CSVCO回路を設計し,0.18μm CMOS技術を用いてシミュレーションした。BG-CSVCOは,同調範囲0.2Vから1.8Vに対して1.59MHzから2.87GHzまでの周波数範囲を有し,消費電力は1.336mWである。供給電圧VDDは1.8Vである。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
発振回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る