文献
J-GLOBAL ID:201802228590092040   整理番号:18A2022366

高速でエネルギー効率の良いAESメモリ実装による新しい不揮発性主メモリの安全化【JST・京大機械翻訳】

Securing Emerging Nonvolatile Main Memory With Fast and Energy-Efficient AES In-Memory Implementation
著者 (5件):
資料名:
巻: 26  号: 11  ページ: 2443-2455  発行年: 2018年 
JST資料番号: W0516A  ISSN: 1063-8210  CODEN: ITCOB4  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
CMOS技術がそのスケーリング限界に近づくにつれて,新しい不揮発性メモリ(NVM)技術は,それらの低い漏れ電力とより良いスケーラビリティのために,DRAMに対する有望な代替案になっている。しかし,不揮発性の主要メモリシステムは新しいセキュリティ脆弱性に悩まされている。攻撃者は,非揮発性が電力がオフの後でも長い間保持されることを可能にするので,記憶に関する敏感な情報を容易にアクセスできる。専用の先進暗号標準(AES)エンジンによるメモリアクセスの間のリアルタイムメモリ暗号化は,この脆弱性のための有効な解決策であるが,実行時間性能とエネルギーオーバーヘッドを招く。代わりに,本論文では,高速で効率的なAESインメモリ(AIM)実装を提案し,必要な場合にのみメモリの全体/部分を暗号化する。コストに敏感なメモリに余分な処理要素を追加するよりも,AESアルゴリズムを実装するためにNVMの固有論理演算能力を利用した。帯域幅集中暗号化応用の挑戦に取り組むために,メモリ内計算アーキテクチャにより提供される利点(大きな内部帯域幅と劇的なデータ移動低減)を活用した。メモリ内部の大規模な並列性を包含すると,AIMは,より高いスループットとより低いエネルギー消費を持つ既存の機構よりも優れている。実験結果は,2.1GHzで走行する最先端のAESエンジンと比較して,AIMは1-Gb NVMに対して80×による暗号化プロセスをスピードアップすることを示した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 

前のページに戻る