文献
J-GLOBAL ID:201802234520840749   整理番号:18A1622220

テンソル代数からハードウェア加速器へ:偏微分方程式を解くためのストリーミングアーキテクチャの生成【JST・京大機械翻訳】

From Tensor Algebra to Hardware Accelerators: Generating Streaming Architectures for Solving Partial Differential Equations
著者 (3件):
資料名:
巻: 2018  号: ASAP  ページ: 1-8  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ハードウェア加速器は,それらの電力効率のために科学シミュレーションを実行するための魅力的なターゲットである。大規模ソフトウェアシミュレーションは,人間の開発を行うことができるので,ソフトウェア開発よりも有意に多くの開発努力と専門知識を必要とするハードウェア加速を使用することは,しばしば実用的でない。高水準ドメイン特定言語から生成される偏微分方程式に対するハードウェア有限差分ソルバの高速プロトタイピングを可能にする概念証明コンパイラツールチェーンの設計と実装を示した。複数の場,格子の振れ,非線形項が支持される。この手法は,熱と単純化浅水方程式から導いたハードウェア設計を生成し評価することにより実用的であることを実証した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る