文献
J-GLOBAL ID:201802236058669130   整理番号:18A1676158

適応電源リプル除去技術を用いた10kHzから1GHzまでの全周波数における高PSRを持つ外部無容量低ドロップアウトレギュレータ【JST・京大機械翻訳】

An External Capacitorless Low-Dropout Regulator With High PSR at All Frequencies From 10 kHz to 1 GHz Using an Adaptive Supply-Ripple Cancellation Technique
著者 (5件):
資料名:
巻: 53  号:ページ: 2675-2685  発行年: 2018年 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ここでは,全ての低から高周波数で高電力供給拒否(PSR)を提供する外部無容量低ドロップアウトレギュレータ(LDO)を示した。LDOは,負荷電流が著しく増加した場合でも,外部コンデンサの使用なしで安定性を確保するために,パストランジスタのゲートにおいて支配的な極を持つように設計されている。提案した適応可能な供給-リップル除去(ASRC)技術を用いて,供給からコピーされたリップルがボディゲートに適応的に注入されると,従来のゲート-極優性LDOsに現れるPSRハンプが著しく抑制される。ASRC回路は,最適値に注入リップルの大きさを調整し続けるので,ここで提示したLDOは,負荷電流I_Lの大きさやドロップアウト電圧V_DOにかかわらず,高いPSRsを維持することができる。提案したLDOは65nm CMOSプロセスで作製し,1.2Vの入力電圧を持っていた。240pF負荷コンデンサにより,測定したPSRsは10kHzから1GHzまでの全周波数で-36dB以下であり,プロセス,電圧,温度(PVT)変化と同様にI_LとV_DOの変化にもかかわらず。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  電源回路 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る