文献
J-GLOBAL ID:201802236195089445   整理番号:18A0615369

プロセス変動の影響下でのアナログ行動等価境界計算【Powered by NICT】

Analog behavioral equivalence boundary computation under the effect of process variations
著者 (3件):
資料名:
巻: 61  ページ: 39-48  発行年: 2018年 
JST資料番号: H0891A  ISSN: 0167-9260  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
等価性チェック(EC)は,集積回路(IC)設計の重要な成分である。EC問題は悪化プロセス変動があると,さらにより困難になってきている。著者らの以前の研究では,SimulinkとHSpiceモデル間の最適化に基づくアナログ等価性検査(A EC),等価性の境界を見つけるための方法論を提案した)を調べた。プロセス変動の影響の重要性は広く受け入れられているが,A ECに及ぼすプロセス変動の影響を扱う研究の限られた数である。本研究では,A ECにおけるプロセス変動を組み込むための新しい手法を提案する。進化的計算を用いた多目的最適化問題を構築した。この問題では,プロセス変動の効果に起因する当量値を考慮し,境界に近接両等価性の境界を探索した。プロセス変動効果の解析では,試料は,モンテカルロ(MC)法と比較してより少ない試料の収率を推定することができるを生成するために準モンテカルロ(QMC)法を利用した。異なる当量値のためのプロセス変動を意識した等価境界を生成する。三設計,インバータ,演算増幅器,およびバックコンバータに関する著者らの解析を検証した。提案アプローチでは,等価境界に及ぼすプロセス変動の影響を研究するための信頼できるツールであることが証明された。Copyright 2018 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  半導体集積回路 

前のページに戻る