文献
J-GLOBAL ID:201802236470075009   整理番号:18A0187763

実時間制約をもつ信頼性の高いFPGAマルチコアプロセッサのための洗浄スケジューリングアプローチ【Powered by NICT】

A scrubbing scheduling approach for reliable FPGA multicore processors with real-time constraints
著者 (2件):
資料名:
巻: 2017  号: DFT  ページ: 1-4  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ソフトエラーに対するFPGAプロセッサのための典型的なフォールトトレランス技術は故障検出のためのh/w冗長性を持つに沿った断層修復のための故障回復と洗浄のためのチェックポイント/ロールバックを組み合わせた。しかし,冗長性方式によるオーバヘッドを避けるために,リードバック洗浄は故障検出と修復の両方のためのスタンドアロン溶液として用いることができる。チェックポインティングと洗浄システムタスクの実行時間に影響を及ぼすので,これら二つの機構により保護された実時間制約をもつシステムの時間的ロバスト性を対処しなければならない。本論文では,マルチコアプロセッサにおける洗浄作業,洗浄作業はそれぞれ特異的コアにより占有された部分構成メモリをチェックするいくつかのジョブから構成されていることを考えると,のスケジューリングを初めて調べた。ノンプリエンプティブ初期Deadline First(EDF)アルゴリズムを用いたマルチコアプロセッサにより実行される実時間マルチタスク応用を仮定し,過渡故障に対する実時間システム耐性を改善することが,EDFアルゴリズムの修正版に基づいて,洗浄スケジューリング手法を提案した。二重と4コアプロセッサ上のランダムタスク集合を用いた多数のシミュレーションを実行する提案手法の有効性を実証した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
ディジタル計算機方式一般  ,  ディジタル計算機ハードウェア一般 

前のページに戻る