文献
J-GLOBAL ID:201802246643672249   整理番号:18A1598038

広出力バックオフレンジでの柔軟な効率調整のためのディジタル逐次PA【JST・京大機械翻訳】

Digital Sequential PA for Flexible Efficiency Tuning Over Wide Power Back-Off Range
著者 (2件):
資料名:
巻: 2018  号: IMS  ページ: 1226-1229  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文は,900MHz範囲のための最初のディジタル設計逐次電力増幅器(DSPA)モジュール構成を提示した。実証器は,4段GaNベース電圧モードクラス-DIS PA MMICを用いて,Hブリッジ(ピークPA)と単一端ディジタル電力増幅器(主PA)を適用した。Hブリッジの最大出力電力は6.7Wであるが,主PAは40Vの最終段ドレイン供給電圧(V_DD)に対して4.9Wを供給する。増幅器は,広いパワーバックオフ(PBO)範囲にわたる高効率のための逐次PA動作を達成するために,単純な3dB電力結合器と結合される。V_DD_ピークを変化させて,ピークPAにデジタルDoherty操作を適用する間,DSPAは,12dBのPBO範囲にわたって,ドレイン効率においていくつかの最大値に達した。同じことは,主PAのV_DD調整にとって真である。柔軟な効率ピーク同調は,符号化PBOと信号帯域幅で変化する異なる変調信号による動作に適したDSPAを作る。5dB,8dBおよび10.5dBのPBOにおいて,DSPAはそれぞれ67%,74%および71%の最終段ドレイン効率を達成した。両方のPAのディジタル設計により,非常にコンパクトなDSPAは,出力フィルタと結合器を変えるだけで,他の周波数帯に対して容易に再構成できる。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る