文献
J-GLOBAL ID:201802248408622156   整理番号:18A1301019

準安定性を含む回路【JST・京大機械翻訳】

Metastability-Containing Circuits
著者 (3件):
資料名:
巻: 67  号:ページ: 1167-1183  発行年: 2018年 
JST資料番号: C0233A  ISSN: 0018-9340  CODEN: ICTOB4  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ディジタル回路において,準安定性は,論理的0も論理的1でもない劣化した信号を引き起こすことができて,Boole論理の抽象を壊した。同期装置,唯一の伝統的対策は,時間にわたる維持された準安定性のオッズを指数関数的に減少させる。基本的に異なるアプローチを提案した。すなわち,それが全回路に感染できないように,細粒論理マスキングにより準安定性を決定的に含むことが可能である。著者らのアプローチの心臓では,準安定性が最悪ケースにおいて伝播される同期クロックディジタル回路における準安定性のための時間および値離散モデルがある。提案したモデルは,正の結果を可能にし,Marinoの不可能性結果を再現する試験をパスする。標準レジスタを持つ回路によりどの関数を計算できるかを完全に分類した。マスキングレジスタに関しては,より多くの機能が各クロックサイクルにより計算可能になり,マスキングレジスタがいくつかのタスクに対して指数関数的により小さい回路を可能にすることを示した。本手法の適用性を示し,メタ安定性の存在下で正しい挙動を決定的に保証する最初のフォールトトレラント分散クロック同期アルゴリズムを提案した。結果として,同期装置を使用せずにクロック領域を同期でき,それらの間の準安定性のない通信を可能にした。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
固体デバイス計測・試験・信頼性 
タイトルに関連する用語 (1件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る