文献
J-GLOBAL ID:201802249211742586   整理番号:18A0725324

ディジタル衛星プロセッサの設計:通信リンク性能からハードウェア複雑性まで【JST・京大機械翻訳】

Design of Digital Satellite Processors: From Communications Link Performance to Hardware Complexity
著者 (5件):
資料名:
巻: 36  号:ページ: 338-350  発行年: 2018年 
JST資料番号: A0908B  ISSN: 0733-8716  CODEN: ISACEM  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
衛星通信における最新の開発は,半透明トランスポンダアーキテクチャを含んでいる。このようなアーキテクチャは可能性がある。1)周波数計画の柔軟性の向上と通信標準の物理層仕様の向上,2)接続計画の動的再構成を支援する。このフレームでは,ハードウェア効率と全体的リンク-予算性能の間の実行可能なトレードオフを達成するために,注意深いシステムモデリングと正確なディジタルハードウェア設計を必要とする,重要なオンボードディジタル処理が含まれている。著者らの最近の研究において,ディジタル透明プロセッサ(DTPs)の性能解析と設計のための定量的枠組みを提案し,検証した。このモデルは,様々なDTPセグメントの非理想的挙動(例えば量子化と丸め誤差と線形歪)を自然に組み込むことができる雑音指数の拡張概念に依存する。本論文は,以前の研究を提供することによって補完した。1)DTPの実装複雑度の明示的計算,2)システム要求から動く完全な設計フローを実行する方法論,DTPにおけるディジタルハードウェア(HW)コンポーネントの詳細な定義をもたらす。数値例を通して,実用的関心の文脈における全体的リンク予算性能に関する要求を与えて,HW複雑性における有意差が異なる設計選択に対して得られることを実証した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
電話・データ通信・交換一般  ,  計算機網 

前のページに戻る