文献
J-GLOBAL ID:201802255005017823   整理番号:18A1357748

VLSI仮想センサの比較解析【JST・京大機械翻訳】

A comparative analysis of VLSI trusted virtual sensors
著者 (3件):
資料名:
巻: 61  ページ: 108-116  発行年: 2018年 
JST資料番号: H0781A  ISSN: 0141-9331  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,90nm CMOS技術を用いて,集積回路への信頼された仮想センサのディジタル設計に適した3つの暗号モジュールを解析した。それらのうちの1つは,PHOTON-80/20/16軽量ハッシュ関数を使用するKeed-Hashメッセージ認証コード(HMAC)標準に基づいて,仮想測定の完全性と認証を確実にした。CAESARに基づく他の2つ(認証暗号化のための競合,セキュリティ,適用可能性,およびロバスト性)第三ラウンド候補AEGIS-128およびASCON-128は機密性を保証する。必要な暗号鍵はセンサに保存されていないが,センサの不揮発性メモリに蓄積された非敏感データからの構成操作モードで回復し,センサSRAMの始動値から物理的非線形関数(PUF)として作用し,センサが偽造されないことを保証する。また,SRAMの始動値は,センサ出力を異なるようにし,従って,攻撃に抵抗するようにするために,構成操作モードにおいて使用される。CAESAR候補を用いると,暗号鍵と非ceが,HMACにおける鍵の60ビットと非ceの32ビットの代わりに128ビットを持つので,構成操作モードはより遅い。構成は,HMACを用いて50MHzで動作する416.8μs,CAESAR候補を用いて426.2μsを採用した。他方では,信頼されたセンシングモードは,類似の電力消費を有するCAESAR候補ではるかに高速である。信頼されたセンシングは,HMACを用いて50MHzで212.62μs,Asconを用いて0.72μs,AEGISを用いて0.42μsである。Aegisは,より多くのシリコン面積,HMACより4.4倍多くの面積,Asconより5.4倍多いコストで最も速い信頼できる測定を可能にした。Asconは最小面積占有で高速測定を可能にする。Asconを実装するモジュールは,90nm CMOS技術において0.026mm2を占める。Copyright 2018 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  半導体集積回路  ,  符号理論 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る