文献
J-GLOBAL ID:201802256961446881   整理番号:18A0708078

99.9%と低チップ面積の電流効率を持つディジタルLDOレギュレータ【JST・京大機械翻訳】

Digital LDO regulator with a current efficiency of 99.9% and low chip area
著者 (2件):
資料名:
巻: 2017  号: KBEI  ページ: 0565-0569  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
統合制御装置において,電流速度と占有面積は2つの重要なパラメータである。本論文では,CoarseとFineモードで動作する低チップ面積のディジタルLDOレギュレータ構造を示した。従来のレギュレータと異なり,提案したレギュレータの制御回路構造は,シフトレジスタ回路における多数のフリップフロップから構成され,出力回路を駆動するためにBcdを温度計に使用する。より少ないトランジスタ数で出力を固定するために,出力にダイオードを使用する。そのため,通常の条件下で少数のフリップフロップで出力を固定することができない。シミュレーションは,h氷環境,トランジスタレベル,および0.18um技術で行った。提案した制御回路を用いることにより,シフトレジスタ構造は31個のフリップフロップから構成され,6個のゲートを含む31個のマルチプレクサが5個のフリップフロップ,5個のマルチプレクサ,1個のダイコーダが31個のゲートを含み,チップ面積が減少する。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  論理回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る