文献
J-GLOBAL ID:201802257071014209   整理番号:18A1429283

暗黒シリコン時代における新しいSRAMベースFPGAアーキテクチャの紹介【JST・京大機械翻訳】

Introduction to Emerging SRAM-Based FPGA Architectures in Dark Silicon Era
著者 (4件):
資料名:
巻: 110  ページ: 259-294  発行年: 2018年 
JST資料番号: A0009A  ISSN: 0065-2458  CODEN: ADCOA  資料種別: 逐次刊行物 (A)
記事区分: 短報  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
一方では,深いナノ技術の漏れ電力の増加と,特定の金型におけるトランジスタ数の指数関数的な成長,特にフィールドプログラマブルゲートアレイ(FPGAs)は,電力密度だけでなく静的電力消費の強化された速度をもたらした。この増加する静的電力消費は,トランジスタの更なる集積に対する電力壁として作用し,Dennardスケーリングの破壊を引き起こした。高出力密度に関連する利用可能な電力予算とプリクラード信頼性課題を満たすために,設計者は,Darkシリコンと呼ばれるシリコン金型の選択的割合を出力することによってチップの活性パーセントを制限するために結合される。FPGAsにおける静的電力とエネルギー効率を強化するためのいくつかの有望なアーキテクチャを提案した。提案されたアーキテクチャの大部分における主なアプローチは,従来のルックアップテーブルの代替として,未使用の論理とルーティング資源への電力ゲーティングの適用と,再構成可能なHard Logicsのような電力効率的論理とルーティング要素の設計を含んでいる。本研究は,暗いシリコンの時代に向けたSRAMベースのFPGAアーキテクチャの進化に関する調査を示す。Copyright 2018 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る