文献
J-GLOBAL ID:201802257534702553   整理番号:18A0164276

MMC-HVDCシミュレーションと試験のための実物大物理的防除システム実時間ディジタルシミュレータの設計【Powered by NICT】

Full-scale physical control system real-time digital simulator design for MMC-HVDC simulation and testing
著者 (10件):
資料名:
巻: 2017  号: IECON  ページ: 4518-4523  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
モジュラ形マルチレベルコンバータ(MMC)に基づく高電圧直流の実時間シミュレーションはパワーエレクトロニクス研究の分野において最も重要で難しい技術の一つである。本論文では,詳細な等価モデルを用いた468までのレベルの一つの末端MMC HVDCのループ(HIL)CPU/FPGAベース実時間シミュレーションにおけるハードウェアのための方法論を提示し,シミュレーションシステムは,フルスケール物理的制御システム,実際のサブモジュール制御盤などに基づいている。試験制御システムとそれに伴う一つは同じハードウェアと対称構造に基づいて,高価な第三部HILシミュレーションシステムがなく,RT実験室またはRTDSなど。FPGAベース並列計算によるデバイスレベルの小時間ステップサブモジュール過渡シミュレーションを本論文で議論した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
電力変換器 

前のページに戻る