文献
J-GLOBAL ID:201802258280935514   整理番号:18A0408258

LinkBlaze:FPGAのための効率的な大域的データ移動【Powered by NICT】

LinkBlaze: Efficient global data movement for FPGAs
著者 (3件):
資料名:
巻: 2017  号: ReConFig  ページ: 1-8  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
FPGA容量は急速に成長し,新たな応用は多数計算モジュールで構成されている。これらモジュールと外部メモリ間の通信は,織物相互接続におけるルーティングふくそうを引き起こすであろう。技術はワイヤ抵抗を改善しないので,この問題は,プロセススケールでより顕著であった。高速データは,モジュールを計算に沿ってより高速な局所貯蔵新しいデバイスに500~800MHzで動作する効率的なカーネルを可能にした。これらの高周波数でのFPGAシステム性能は,チップ外部メモリからの効率的な大域的データ移動を必要とするであろう。はこれらの問題を解決するために,LinkBlazeと呼ばれるFPGAにおける大域的データ移動のためのシステムレベル解決策を提案した。LinkBlazeは資源利用を減らすための一般的なネットワークオンチップ(NoC)技術とFPGAアーキテクチャの両方を利用する。本研究では,異なるルータアーキテクチャを調査し,FPGA上での広域リンクを利用し,共有する最善の方法に関するユーザのための洞察を提供した。著者らの結果は,最適化された3ポートソフトNoCのためのUltrascale+に及ぼす640MHz性能を示した。はさらにこれらの結果を拡張した1GHzで動作する全球データ移動オーバレイを実装し,クライアント数を制限し,柔軟なFPGA配置を利用した。提案した解は,64ビット例えばUltrascale+における8GB/sシステムレベルスループットを可能にし,FPGAにおける活用されていない資源を用いた。著者らの結果は,2~3倍少ない布資源を用いた外部メモリへのアクセス52GB/s以上を実現するための筆者らの解決策をスケールするかを示した。アーキテクチャと提案した相互接続を実現するための優先位置を推奨し,FPGAを用いたコミュニティのための利用可能な解であることを示すことを意図している。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
ディジタル計算機方式一般  ,  データ保護  ,  専用演算制御装置 
タイトルに関連する用語 (1件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る