文献
J-GLOBAL ID:201802263801710816   整理番号:18A1805496

実時間MR画像処理に適したFPGA上の並列2D FFT実装【JST・京大機械翻訳】

Parallel 2D FFT implementation on FPGA suitable for real-time MR image processing
著者 (2件):
資料名:
巻: 89  号:ページ: 093706-093706-9  発行年: 2018年 
JST資料番号: D0517A  ISSN: 0034-6748  CODEN: RSINAK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
実時間MR画像処理のためのフィールドプログラマブルゲートアレイ(FPGA)上の並列二次元高速Fourier変換(2D FFT)アルゴリズムの設計と実装について報告した。2D FFTハードウェアプロセッサの多くのアーキテクチャが報告されているが,これらの一般的プロセッサまたはIPコアは,MRIデータの処理に必ずしも有効ではない。著者らの設計の主要な特徴は,著者らのプロセッサがリアルタイムMRI応用のためにのみカスタマイズされることである。実時間MRIデータストリームのユニークな特徴を考慮することにより,規則的データと不規則データの両方を処理するために十分に効率的で柔軟な2D FFTプロセッサを開発し,実装することができることを実証した。データ駆動方式を用いて,同期クロック信号バスと複雑な相互接続ネットワークなしでデータ同期を維持しながら,プロセッサ間データ通信を簡素化することができた。128×128および256×256面内分解能を有するマルチスライス画像データセットを処理することにより,この設計を実験的に検証した。結果は,2D FFTプロセッサの有効性を実証し,画像再構成が並列処理因子に比例して加速できることを示した。128×128および256×256面内分解能の画像に対して,それぞれ3000および800スライスまでの画像再構成処理速度を達成した。また,結果は,画像再構成加速度がFPGA装置と外部センサの間のデータ転送の速度によって主に制限されることを示した。Copyright 2018 AIP Publishing LLC All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
医用画像処理 
タイトルに関連する用語 (6件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る