文献
J-GLOBAL ID:201802267030405773   整理番号:18A0707899

実時間アプリケーションのためのFPGAに基づく画像脱Haizingアーキテクチャ【JST・京大機械翻訳】

FPGA based image de-hazing architecture for real time applications
著者 (2件):
資料名:
巻: 2017  号: IntelliSys  ページ: 609-613  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,画像除去のための暗チャネル事前アルゴリズムの設計とフィールドプログラマブルゲートアレイ(FPGA)アーキテクチャを提案した。RGBヘイズ画像は3×3パッチ(9ピクセル)の形で読み込まれ,最小強度ピクセルは各パッチから得られる。これらの最小強度画素は暗いベクトルを形成する。この暗いベクトルを用いて各色に対する大気光を推定した。透過マップを大気光によって計算した。誘導フィルタを用いて,透過マップを微細化し,最終的にデヘイズ画像を回復した。提案したアーキテクチャは6つのコアから成り,Verilog HDLとXilinxISE Design Suite14.5を実装した。シミュレーション結果をMATLAB結果と比較することにより,提案した画像デヘイズアーキテクチャを検証した。提案したアーキテクチャを,Xilinx Zynqボード,Device XC7Z045,パッケージFFG900,Speed-3に対して合成した。合成結果は,提案した設計が24568のスリスレジスタと18644のLUTを消費することを示した。さらに,この設計は71BRAMsを消費し,7.003nsの最小クロック周期で142.786MHzの最大周波数で動作することができた。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る