文献
J-GLOBAL ID:201802270548011973   整理番号:18A2107797

シミュレーションのための実際の自動テスト装置を用いることによる統合スナグのソーティング【JST・京大機械翻訳】

Sorting out Integration Snags by Using Actual Automatic Test Equipment for Simulations
著者 (4件):
資料名:
巻: 2018  号: AUTOTESTCON  ページ: 1-7  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
定義されたハードウェアとソフトウェアプラットフォームに関するデジタル試験ハードウェア(実際の試験装置)とソフトウェアを使用することは,モデル情報なしで高いI/Oチップとチップをシミュレーションする手段を作り出す。これは次のレベルまでディジタルシミュレーションを行っている。次のレベルは,テスト装置(ATE)を使用して,ユニットの下での特定の装置(UUT)シミュレーションの間,デジタルシミュレーションを実行する。それは,チップまたはデバイス挙動を表すための機能的試験と診断試験の両方に対して技術的に効率的であり,特に,シミュレーション中の実際のATEに関する記録されていない挙動と異常を示している。ハードウェアモデリングは,シミュレーションの間,それ自身の挙動をモデル化するために物理的装置を使用する技術である。シミュレータからのハードウェアモデリングシステムフォーマット入力は,物理デバイスへの入力を適用し,デバイス挙動を評価し,結果としての出力,プラスタイミング情報をシミュレータに戻す。物理的装置と柔軟な挙動シェルを組み込むことにより,モード依存遅延とタイミングチェックを含む複雑なタイミング情報を持つ未知の伝搬を含む機能的精度を結合した。このシミュレーションプロセスの間,実際のATEを使用することは,刺激と応答ベクトルシーケンスの間に機能するチップまたはデバイスを確保する。本論文は,実際のATEを用いてシミュレーションを実行することに関連する技術について議論する。また,これらの応用の可能性を論じた。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る