抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
第一レベル(L1)データキャッシュアクセス待ち時間は,それが大量の負荷と店舗をサービスするので,性能にとって重要である。低複雑性と簡単な検証操作を保証しながら,L1待ち時間を低く保つために,現在のプロセッサは仮想的に索引付けされた物理的タグ付け(VIPT)キャッシュアーキテクチャを利用する。一方,VIPTキャッシュは,キャッシュアクセスとアドレス変換を同時に行うことにより待ち時間を減少させるが,各キャッシュ方法は仮想ページのサイズにより制約される。したがって,より大きなL1キャッシュは高度に連想しており,それらのアクセス待ち時間とエネルギーを劣化させる。著者らは,同時により大きく,より速く,より効率的なL1キャッシュを同時に可能にするために,投機的に索引付けされた物理的タグ付け(SIPT)キャッシュを提案した。SIPTキャッシュは,VIPTキャッシュの全体的な安全で信頼性のあるアーキテクチャを維持しながら,VIPT設計制約を除去しながら,アドレス変換と同時にページオフセットを超えた数アドレスビットの値を推定する。SIPTは,任意のソフトウェアとすべてのアクセスに用いることができる純粋なマイクロアーキテクチャアプローチである。標準Linux下でのアプリケーションのシミュレーションにより,SIPTを評価した。SIPTは平均で8.1%の性能を改善し,全キャッシュ階層エネルギーを15.6%低減した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】