文献
J-GLOBAL ID:201802273466081809   整理番号:18A1770407

Cosat 多重電力領域設計のための混雑,障害物,およびスルーを意識したツリー構築【JST・京大機械翻訳】

COSAT: Congestion, Obstacle, and Slew Aware Tree Construction for Multiple Power Domain Design*
著者 (2件):
資料名:
巻: 2018  号: DAC  ページ: 1-6  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
正確な信号伝搬を確実にするスルー固定は,IC設計フローのタイミング閉鎖の間に不可欠である。従来,ゲートサイジング,Vt交換,またはバッファ挿入を採用して,単一ゲート上のsleviolを局所的に固定した。しかし,睡眠違反が混雑,障害物,または過剰負荷(例えば,高ファンアウトネットまたは長いワイヤ)によって引き起こされるとき,グローバルビューによるスマートバッファリングだけがそれらを固定することができる。そこで,本論文では,現代の多重電力領域設計における過剰負荷ネットに対する輻輳,障害物,および睡眠を意識したバッファツリー構築を提案した。著者らは,ダイヤモンド被覆とSteiner最小ツリーを構築することによって,シンクをグループに反復的にクラスタ化した。著者らはグローバルに混雑と障害物グリッドマップを維持して,バッファを位置決めするために高速グリッド経路選定を導き,一方,タイミング劣化なしで混雑領域と障害を避けた。著者らの実験は,TSMC16/10nmプロセスによる7つの産業スマートフォン設計に関して実施した。従来のバッファ挿入アプローチ(市販ツールによって広く採用されている)と比較して,最小チェーンベースのアプローチは,17%のバッファカウントを減少させ,14%の漏れを減少させ,44%の実行時間高速化を達成するが,望ましくないタイミング,設計ルール,パワールール,およびルーティング違反を達成する。著者らの方式は,18%のバッファカウントを減らすことができて,21%の漏れを減少させて,92%の実行時間高速化を達成して,一方,著しく減少するタイミング,設計規則,電力規則,および経路選定短い違反を達成することができた。著者らの結果は,著者らのアプローチが,現代の多重領域設計における過剰負荷ネット上で固定するために有望であることを示した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る