文献
J-GLOBAL ID:201802275929728750   整理番号:18A0875854

FPGAとAD8318に基づくプレ/ポスト選別器自己検知回路設計応用【JST・京大機械翻訳】

Design and Application of an Auto-test Circuit for Pre/Post-selector Based on FPGA and AD8318
著者 (3件):
資料名:
巻: 44  号:ページ: 95-98  発行年: 2018年 
JST資料番号: C3334A  ISSN: 1003-3114  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
プレ/ポスト選択器は,短波周波数ホッピング装置の受信機と送信機用のディジタル同調周波数ホッピングフィルタであり,大規模通信システムの重要な部分である。XC3S200AFPGAとAD8318検出器に基づく自己検出回路を,試験前/後選別器のために提案した。最初に,FPGAPLLモジュールによってすべての共振回路をカバーできる周波数グループを自己検査信号として生成し,次に,プレ/後選別器の自己検査信号をAD8318検出器に送って,その利得が目標に達するかどうかをチェックした。実験結果は,この自己検出回路が,事前/後方選別器の各チャネル性能の迅速な検証と正確な分析を実現でき,故障チャネルのタイムリーな同期のため,重要な意味を持つことを示した。.これは,この回路の性能の検証に有用であった。・・・.1....................Data from Wanfang. Translated by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  計算機網  ,  電力変換器 

前のページに戻る