文献
J-GLOBAL ID:201802282071685467   整理番号:18A0651517

低電力消費時間12ビット500 MS/s電荷ドメインADC【JST・京大機械翻訳】

Low power time-interleaved 12-bit 500 MS/s charge-domain ADC
著者 (6件):
資料名:
巻: 44  号:ページ: 109-115,137  発行年: 2017年 
JST資料番号: W0859A  ISSN: 1001-2400  CODEN: XDKXEP  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
外部入力コモンモード電荷の変化とオフセット誤差による高速電荷領域におけるパイプライン変換器の精度に対する制限の問題に対して、入力コモンモード電荷フィードフォワード補償回路と1種のオフセット誤差の混合モード前置キャリブレーション技術を提案した。入力コモンモード電荷の変化によって生じるコモンモード電荷誤差とオフセット誤差を補償することができる。提案した入力コモンモード電荷フィードフォワード補償回路とオフセット誤差前置キャリブレーション技術に基づいて、1P6M 0.18μm CMOSプロセス条件下で、12 bit、500 MS/s時間インタリービング電荷域のパイプラインアナログモジュールを設計した。試験結果により、このアナログ変換器サンプルは、全速度サンプリング時に19.9MHzの正弦波入力信号に対して得られた無乱散ダイナミックレンジは77.5dBであり、信号対雑音比は62.7dBFSであることが分かった。入力電圧が1.2Vで変化するとき,アナログ変換器の信号対雑音比(SNR)は3dB未満であり,電力消費は220mWであり,能動チップ面積は624mm2である。Data from Wanfang. Translated by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  雑音一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る