文献
J-GLOBAL ID:201802282185778366   整理番号:18A1541089

分散電源を含むDCマイクログリッドハードウェアのループシミュレーションシステムの設計と実現【JST・京大機械翻訳】

Design and implementation of hardware in-the-loop simulation system for DC microgrid with multiple DG units
著者 (4件):
資料名:
巻: 46  号:ページ: 146-154  発行年: 2018年 
JST資料番号: C2675A  ISSN: 1674-3415  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
DCマイクログリッドは高効率、経済、分散電源のアクセスと同期問題がないなどのメリットがあり、その運行と制御方法は直流マイクログリッドの安全安定運行にとって極めて重要である。DCマイクログリッド(DCマイクログリッド)の運転と制御戦略の試験要求を満足するために,DCマイクログリッドのマルチレベルとDCマイクログリッドの設計の要求に照準を当てた。多時間スケールハードウェアは,ループシミュレーション(Hardware-in-the-loopSimulation,HILS)システム設計スキームである。このスキームでは,DCマイクログリッドの一次電圧調整,二次電圧調整,および最適化操作制御アルゴリズムを,それぞれの制御レベルと制御時間のスケールに従って,それぞれのリアルタイムシミュレーションマシンと制御装置で実現した。そして,ローカルの重点ユニットとシステム制御アルゴリズムの検証を兼ねた。最後に,実際の制御装置DSP,RT-LABのリアルタイムのシミュレーションマシン,およびリアルタイムのシミュレーションマシンを,設計プログラムと種々のプロセッサの演算能力および特性に従って構築した。cRIOのリアルタイムプロセッサと上位機などからなるHILSテストプラットフォームである。最後に,提案したHILSシステムのプラットフォームの実現可能性と柔軟性を例証した。Data from Wanfang. Translated by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
電力系統一般 

前のページに戻る