文献
J-GLOBAL ID:201802283845608182   整理番号:18A0727594

GALSに基づくMPSoCのための同期,中間時間および非同期NoCの比較【JST・京大機械翻訳】

Comparing Synchronous, Mesochronous and Asynchronous NoCs for GALS Based MPSoCs
著者 (6件):
資料名:
巻: 2017  号: MCSoC  ページ: 45-51  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
大規模なマルチプロセッサシステムオンチップ(MPSoC)において,グローバル同期位置同期(GALS)設計パラダイムは電力消費を最小化するために広く使われている。特に,ネットワークオンチップ(NoC)は,数百のCPUコアを単一チップ上に接続するために,いくつかのGALSアプローチを利用する。しかしながら,クロック同時最適化フロー(CCOptフロー)のような現代の設計ツールの改善は,これらのGALSベースのアプローチの利点を再考する必要がある。したがって,本研究の主な焦点は,階層的MPSoCにおける使用のための同期(CCOptフローを用いる),多同期(メソchronous)および完全非同期NoC設計の比較である。階層的MPSoCにおいて,多重CPUコアはクラスタと密接に結合しており,それは次にNoCを介して接続されている。結果として,クラスタ間のNoCリンクを確立するためのワイヤ長は増加し,NoC設計をより困難にする。28nm FD-SOI標準セル技術に対する実装結果は,CCOptフローが,最大クロック周波数におけるわずかな欠点で,完全同期MPSoCをスケールできることを示した。それにもかかわらず,非同期NoCは,性能,電力および面積要求に関して他の2つのアプローチより優れている。非同期NoCは3:1%小さいMPSoC設計をもたらす。さらに,提案した非同期NoCルータは,アクティブ通信の間,中間同期ルータの電力のわずか53%を消費する。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る