抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
FPGAクラスタは,それらのマルチギガビット送受信機(MGT)ポートを通して直接接続されたFPGAクラスタにより,通信結合アプリケーションのための他の商品アーキテクチャに対する証明された利点を持っている。標準的なワームホールルータは,強固に結合したFPGAを持つクラスタに対して適切な修正を必要とし,そのようなルータを生成することを見出した。このルータを一般化し,ルーティングアルゴリズム,arbitr裁ポリシー,仮想チャネル,バッファを含むいくつかのパラメータによりパラメータ化した。これらの設計を,多数の標準通信パターンとパケットサイズに関して評価した。これらの結果は,任意の資源予算に対する適切なルータの選択を可能にする。最後に,ルータ設計の最適性が負荷により著しく変化することを見出した。最良の平均性能を持つルータ構成と比較して,8つの^3トーラスに接続された512FPGAクラスタに対して,アプリケーション認識ルータ構成は平均バッチ待ち時間を3%低減し,スループットを平均6%改善し,面積消費を50%改善することを観測した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】