文献
J-GLOBAL ID:201802288204737830   整理番号:18A0536748

0.18μm CMOSによる全ディジタル低電力時間-ディジタル変換器の設計【Powered by NICT】

Design of an all-digital, low power time-to-digital converter in 0.18μm CMOS
著者 (3件):
資料名:
巻: 2017  号: ISED  ページ: 1-5  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
フルカスタム,全ディジタル,低電力時間-ディジタル変換器(TDC)を提案した。提案したアーキテクチャは,20ビットリップルカウンタ,エンコーダ,エッジ検出器とリング遅延線(RDL)を含んでいる。TDCコアはそれぞれ1Vと1.8Vで2949.4kmと1015.7kmまで距離計算と,32.5μWと315.5μWの低消費電力,586.4ps/LSBと201.8ps/LSBの分解能を実現する0.18μm CMOS技術で実現した0.026mm~2の活性面積を有し,宇宙応用における飛行時間測定に実行可能である。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る