文献
J-GLOBAL ID:201802288242945089   整理番号:18A0589892

フルスイングGDI技術を用いた低電力4ビット算術論理ユニット【Powered by NICT】

Low power 4-Bit Arithmetic Logic Unit using Full-Swing GDI technique
著者 (2件):
資料名:
巻: 2018  号: ITCE  ページ: 193-196  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
回路の消費電力と面積はエレクトロニクス産業において,主要な問題である,本論文では,フルスイングGDI技術を用いた4ビット算術論理ユニット(ALU)の設計,他の論理スタイルと比較して回路の面積を低減しながら,低電力ディジタル設計のための効果的な方法を考えを提供した。提案したALU設計は算術演算と論理演算を実現する2×1マルチプレクサ,4×1マルチプレクサと低電力全加算器セルから構成される。シミュレーションは65nm SMCプロセスを用いたCadenceのVirtuosoを用いて行った。結果は,提案した設計は,少ないトランジスタを用いた電力消費が少ないことを示した,以前の研究と比較してフルスイング動作を達成した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
論理回路  ,  集積回路一般  ,  半導体集積回路 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る