文献
J-GLOBAL ID:201802291051685164   整理番号:18A1812343

一般的素数場上の任意曲線のための高速RSDベース柔軟ECCプロセッサ【JST・京大機械翻訳】

A high-speed RSD-based flexible ECC processor for arbitrary curves over general prime field
著者 (4件):
資料名:
巻: 46  号: 10  ページ: 1858-1878  発行年: 2018年 
JST資料番号: H0341B  ISSN: 0098-9886  CODEN: ICTACV  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本研究では,一般的な主要な場にわたる任意の曲線に対する新しい高速冗長符号化(RSD)ベースの楕円曲線暗号(ECC)プロセッサを提案した。提案したECCプロセッサは素数数と曲線パラメータの任意の値に対して動作する。それは,回路レベルとアーキテクチャレベルの両方で異なる並列計算技術を使用する新しい高速Montgomery乗算器アーキテクチャに基づいている。回路レベルにおいて,予備計算論理がアーキテクチャレベルで組み込まれている間,RSDと保存技術が採用される。これらの最適化戦略の結果として,提案したMontgomery乗算器は,最先端の計算時間の大幅な削減を提供する。システムレベルでは,提案ECCプロセッサの全体性能をさらに向上させるために,(X,Y)のみの共通Z座標(Co-Z)演算を用いたMontgomeryラダーアルゴリズムを採用した。提案したECCプロセッサを合成し,256~521ビットのフィールドサイズに対して異なるXilinx Virtex(V)FPGAファミリ上に実装した。V-6プラットフォーム上で,それは0.65から2.6msにおいて単一256から521ビットスカラー点乗算演算を計算し,それは最先端の9倍までスピードアップした。Copyright 2018 Wiley Publishing Japan K.K. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
ニューロコンピュータ  ,  フィルタ一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る