文献
J-GLOBAL ID:201802298489879219   整理番号:18A1386994

FastTrack:低コスト高性能ソフトNoCを設計するための異種FPGAワイヤの活用【JST・京大機械翻訳】

FastTrack: Leveraging Heterogeneous FPGA Wires to Design Low-Cost High-Performance Soft NoCs
著者 (2件):
資料名:
巻: 2018  号: ISCA  ページ: 739-751  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
FPGA上に実装されたネットワークオンチップ(NoC)はASICとは異なって設計され,FPGA織物の独特のアーキテクチャ的特徴と特性を完全に利用する必要がある。FPGAに優しいバッファレス,偏向ルーティングホプライトNoCは,競合する古典的バッファFPGA NoCよりも,ほぼ一桁小さく,より速い動作周波数で動作する。これは,パケット偏向のコストと関連する高い待ち時間横断に起因するNoCリンク利用を犠牲にすることにより達成できる。本論文において,著者らは,現代のFPGAのセグメント化相互接続構造を利用するFPGA最適化高放射性NoCであるFastTrackを開発することによって,これらの欠点に取り組んだ。NoC組織を用いて,単一サイクルにおける複数ルータステージをスキップするためにNoCにおける表現バイパスリンクを用いた。著者らのFastTrack設計は,性能のために異なる表現リンク長を使用するために調整することができて,FPGA LUTと配線コストの間のバランスを制御するために,デポピュレーション戦略をサポートすることができた。Xilinx Virtex-7485T FPGAに対して,8個のFastTrack NoCはベースのHoplite NoCより1.7~2.5倍大きいが,ほとんど同じクロック周波数で動作する。FastTrackは,統計的作業負荷(2.5・)の範囲にわたってスループットと待ち時間の改善を行い,Sparse Matrix-Vector Multication(2.5・),Graph分析(2.8・),Token LU Factorization Dataflow(1.4・)とマルチプロセッサオーバレイアプリケーション(2・)のようなFPGA加速器事例研究から抽出した。FastTrackはまた,高速FPGA相互接続により可能とされる高い持続率と高速動作により,ベースラインHopliteに対する最大2.2倍までのエネルギー効率改善を示した。Copyright 2018 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  集積回路一般 

前のページに戻る