特許
J-GLOBAL ID:201803010417395203
デジタルアイソレータ
発明者:
出願人/特許権者:
代理人 (2件):
溝井 章司
, 北村 慎吾
公報種別:公開公報
出願番号(国際出願番号):特願2016-138441
公開番号(公開出願番号):特開2018-011173
出願日: 2016年07月13日
公開日(公表日): 2018年01月18日
要約:
【課題】デジタルアイソレータにおけるノイズ耐性を向上させる。【解決手段】デジタルアイソレータ100において、絶縁トランスフォーマ101は、入力信号VINを交流信号に変換して出力する第1回路108と、出力信号VOUTを生成して出力する第2回路109との間に接続され、第1回路108からの交流信号に応じた電圧を第2回路109に印加する。絶縁キャパシタ110は、第1回路108と第2回路109との間に接続され、第1回路108のグランド電位を第2回路109に伝達する。第2回路109は、絶縁キャパシタ110により伝達されたグランド電位と第2回路109のグランド電位との差であるグランド間電位差を検出し、そのグランド間電位差に応じて、絶縁トランスフォーマ101から印加された電圧を補正し、補正した電圧に応じたデジタル信号を出力信号VOUTとして生成する。【選択図】図1
請求項(抜粋):
デジタル信号が入力信号として入力され、前記入力信号を交流信号に変換して出力する第1回路と、
出力信号を生成して出力する第2回路と、
前記第1回路と前記第2回路との間に接続され、前記第1回路からの前記交流信号に応じた電圧を前記第2回路に印加する絶縁トランスフォーマと、
前記第1回路と前記第2回路との間に接続され、前記第1回路のグランド電位を前記第2回路に伝達する絶縁キャパシタと
を備え、
前記第2回路は、前記絶縁キャパシタにより伝達されたグランド電位と前記第2回路のグランド電位との差であるグランド間電位差を検出し、前記グランド間電位差に応じて、前記絶縁トランスフォーマから印加された電圧を補正し、補正した電圧に応じたデジタル信号を前記出力信号として生成するデジタルアイソレータ。
IPC (3件):
H03K 19/017
, H03K 19/094
, H04L 25/02
FI (5件):
H03K19/00 101P
, H03K19/00 101K
, H03K19/00 101F
, H03K19/094 B
, H04L25/02 303B
Fターム (17件):
5J056AA01
, 5J056AA04
, 5J056BB35
, 5J056CC00
, 5J056CC04
, 5J056CC21
, 5J056DD00
, 5J056DD13
, 5J056DD28
, 5J056DD51
, 5J056FF06
, 5J056FF09
, 5J056GG09
, 5J056KK01
, 5K029AA02
, 5K029JJ04
, 5K029KK24
前のページに戻る