抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
配置はVLSIの物理設計における重要な段階である。この段階での解析的プラナは,チップ内のセルの光学的物理的位置を決定し,一方,ネットの全半周長(HPWL)を最小化する。ネットの総HPWLを最小化する間に課せられた制約は,ブロック,混雑,遅延などの非重複である。本論文では,Gauss誤差関数を用いて,ネットのHPWLに対する再帰滑らかな長さモデルを導入した。これは,解析的プラナにより使用できる。このモデルの新規性は,対数和指数(LSE),加重平均(WA),CHMAXおよび絶対的な長さ(ABSWL)モデルを含む文献における他の最先端のワイヤ長モデルよりも,ネットのHPWLを近似的に近似することにある。IBM ISPD2004ベンチマークに対する大域的および詳細な位置決めに対する提案モデルのHPWL精度は,それぞれ平均で1%および0.5%の絶対誤差を示した。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】