文献
J-GLOBAL ID:201902229562363244   整理番号:19A2836035

80Gb/s 300GHz帯単一チップCMOSトランシーバ【JST・京大機械翻訳】

An 80-Gb/s 300-GHz-Band Single-Chip CMOS Transceiver
著者 (8件):
資料名:
巻: 54  号: 12  ページ: 3577-3588  発行年: 2019年 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
IEEE Std 802.15.3dによってカバーされた周波数(252~279GHz)の一部を用いて,80Gb/sまでの無線データ速度が可能な単一チップCMOSトランシーバ(TRX)を提示した。TRXチップは,NMOSFETのf_maxに匹敵する周波数で送信機(TX)または受信機(RX)モードで動作する。TX部分は,二重ラットレースと呼ばれるリング回路を用いて,四方向電力結合を有するミキサ-最終アーキテクチャを採用した。RX部分は,基本的な混合器一次直接変換アーキテクチャを採用する。RXモードでは,TXはLO乗算器チェーンとして役立ち,これは従来,RXダイ面積のかなりの部分を占めていた。元のものよりも改善された設計を持つダブルラットレースは,TXとRXを統合し,周波数逓倍ベースのアップコンバージョンミキサにより生成される望ましくない高調波を排除する。低損失,低特性インピーダンス伝送線路を広く用いて損失を戦闘した。TRXは40nm CMOSプロセスを用いて作製した。TXの飽和出力は265.68GHzで-1.6dBmである。RXの平均単一側波帯雑音指数(SSB NF)は22.9dBである。TXモードとRXモードはそれぞれ890と897mWのdc電力を消費する。1対のTRXチップ間の80Gb/sの無線データ速度を,3cmの距離にわたって16QAMで実証した。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る