文献
J-GLOBAL ID:201902248603830836   整理番号:19A2878334

共振器(MRR)に基づく二値決定図(BDD)回路のエネルギー効率【JST・京大機械翻訳】

Energy Efficiency of Microring Resonator (MRR)-Based Binary Decision Diagram (BDD) Circuits
著者 (5件):
資料名:
巻: 2019  号: ICRC  ページ: 1-8  発行年: 2019年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
トランジスタ技術の急速な進歩の飽和は,計算システムが基本的な物理的限界に直面する点をもたらした。新しい技術は,様々な代替案を提案し,フォトニック回路は,それらの高い動作速度,エネルギー効率的受動部品,低いクロストークおよび並列計算のための妥当性により,有望な候補の間にある。本研究では,マイクロリング共振器(MRR)ベースの二値決定図(BDD)NAND論理ゲートを設計し,Wadaらによって提案されたMRRベースのBDDハーフ加算回路による特性インラインを研究した。[1]可逆および不可逆回路構造を用いてBDDアーキテクチャのエネルギー効率限界を解析した。この研究に焦点を合わせた回路は,結合ギャップとリングサイズが回路の性能に重要な役割を果たすシリコンMRRベースのスイッチングノードから構成されている。回路の物理的構造と情報処理の動力学を研究し,計算の結果としてエネルギー散逸に関する基本的な下限を計算した。また,導波路特性,リング半径およびギャップサイズを含む種々の因子に基づいてエネルギー効率を最適化するために,Lumerical MODEシミュレーションに関する広範な解析を行った。得られた結果は,計算におけるMRRベースのフォトニック回路の物理的性質により課せられた限界を評価することを可能にし,シミュレーションに対する理論を比較し,将来のコンピュータの一部としてこの技術の戦略的開発に大きく寄与する。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  音声処理 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る