文献
J-GLOBAL ID:201902256824264165   整理番号:19A2454186

大規模MIMOシステムオンチップディジタル送信機のための電圧モードRF DAC【JST・京大機械翻訳】

A voltage-mode RF DAC for massive MIMO system-on-chip digital transmitters
著者 (4件):
資料名:
巻: 100  号:ページ: 683-692  発行年: 2019年 
JST資料番号: W0439A  ISSN: 0925-1030  CODEN: AICPEF  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: ドイツ (DEU)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
アンテナ素子の数が第5世代移動技術(5G)のような大量の多重入力多重出力ベースの無線において増加するので,10GHzまでの新しいセル周波数帯における効率的な物理的サイズ,電力消費およびコストを有する真のマルチバンド基地局送信機の設計が課題となっている。これは,高性能マルチバンドデータコンバータによる無線コンポーネント,特に無線のディジタルアプリケーション特有集積回路(ASIC)のハードインテグレーションを必要とする。本研究では,新しい無線周波数ディジタル-アナログ変換器(RF DAC)ソリューションを提案した。これは,そのディジタル-イン性質アーキテクチャにより,今日のディジタルASICへのモノリシック集積化も可能である。電圧モード変換法を出力段として使用し,構成可能な混合論理をデータ経路に用いて,より高い周波数ローブを生成し,第1または第2のNyquistゾーンで出力信号を利用した。この12ビットRF DACは22nm FDSOI CMOSプロセスで設計され,10GHzまでの出力周波数に対して優れた線形性能を示し,較正とトリミング技術はない。達成された線形性能は,5G基地局送信機の高い要求を満たすことができる。広範なモンテカルロ解析を行い,選択した技術における不整合とプロセス変動に対する性能信頼性を実証した。Copyright 2019 The Author(s) Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  無線通信一般  ,  マイクロ波・ミリ波通信 

前のページに戻る