文献
J-GLOBAL ID:201902262151805007   整理番号:19A1453663

超並列サーバプロセッサ【JST・京大機械翻訳】

Massively Parallel Server Processors
著者 (5件):
資料名:
巻: 18  号:ページ: 75-78  発行年: 2019年 
JST資料番号: W1860A  ISSN: 1556-6056  CODEN: ICALC3  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
現代のデータセンターは,重要な交差要求類似性を有する大量の要求レベル並列性を享受する。類似の要求は類似の命令シーケンスに従うが,従来のプロセッサはそれらを個別にサービスし,交差要求類似性を完全に利用しない。単一命令多重スレッド(SIMT)アーキテクチャは,この類似性を活用できるが,それらの中で既存のSIMTプロセッサは,サーバアプリケーションに適していない。それらは,待ち時間を犠牲にしてスループットを最大化するように設計され,サーバQoS要求を満たすことを妨げる。本稿では,SIMTサーバプロセッサに対する新しいアプローチを提案する。すなわち,Massive Parallel Server Processor(MPSP)である。それらのアーキテクチャの必要性を理解するために,MPSPスタイルプロセッサ上で非修正サーバアプリケーションを実行するときに遭遇する制御フローとメモリアクセス発散の程度を測定した。著者らの予備結果は,類似の要求を一緒に束するソフトウェアスケジューラが制御フロー発散を最小化でき,非修正サーバ符号のSIMT実行を実行できることを示した。さらに,メモリアクセスの発散は,生の数において有意であるが,スタックおよびヒープレイアウトにおける変化に取り組むことができることを見出した。全体として,著者らの結果は,サーバプロセッサのための有望なアーキテクチャとしてのMPSPの更なる考察を奨励する。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
専用演算制御装置 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る