文献
J-GLOBAL ID:201902270665824854   整理番号:19A0923144

汎用フィルタ付きマルチキャリアシステムの柔軟なハードウェア実装【JST・京大機械翻訳】

Flexible Hardware Implementation of Universal Filtered Multi-Carrier Systems
著者 (4件):
資料名:
巻: 2019  号: C-CODE  ページ: 1-6  発行年: 2019年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
複数のサービスを柔軟にサポートすることにより,通信のためのユニークな要求を持つ異なるフレーム構造を持つことが,次世代と無線通信システムを超える最も重要で有望な特性の一つとして同定されている。第5世代無線技術における機械型通信(MTC)の参入により,研究者は直交周波数分割多重化(OFDM),フィルタバンクマルチキャリア(FBMC)および汎用フィルタマルチキャリア(UFMC)の導出を見出すことが重要であり,これらの技術は5G要求を持つそれらの適合性について研究中である。計算の複雑さ低減に関する満足な性能調査に加えて,5Gに対する異なる候補波形の選択を支援することができる。最近,著者らの単純化した解に基づいて,性能を損なうことなく,UFMCの複雑さ低減実装のために,低複雑度解を設計した。これにより,計算は,柔軟性を考慮しながら,Invers高速Fourier変換(IFFT)操作においてさらに低減できることを示した。柔軟で単純化したIFFT(64,128,256,512および1024ポイントのための一般的IFFT)のためのハードウェアアーキテクチャ,LTEキャリア割当を維持するUFMCの計算ブロックを提案した。ハードウェア記述モデルのための参照としてのソフトウェアモデルを作成し,最終的にIFFTをFPGA上に実装し,複雑性比較を示した。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る