文献
J-GLOBAL ID:201902288379495574   整理番号:19A0518141

チャネル化受信機アーキテクチャの進化:原理と設計課題【JST・京大機械翻訳】

The Evolution of Channelization Receiver Architecture: Principles and Design Challenges
著者 (5件):
資料名:
巻:ページ: 25385-25395  発行年: 2017年 
JST資料番号: W2422A  ISSN: 2169-3536  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文は,直列および並列チャネル化による広帯域受信機アーキテクチャを提示した。提案したアーキテクチャは,広帯域入射スペクトルを多重チャネルに分解し,固定局所発振器(LO)周波数を有する単一シンセサイザを用いて,高速スイッチング時間を達成した。チャネル化受信機は,データ変換,広帯域無線,およびスペクトル解析などの重要なRF処理タスクのための良い候補である。提案したチャネル化受信機の鍵となる特徴は,並列帯域分割と直列チャネル選択による広帯域周波数スペクトルの分解である。チャネル化受信機の関連する設計課題を検討した。さらに,無線のキー性能を決定する無線障害を解析した。プロトタイプ受信機フロントエンドを設計し,45nm CMOS技術で実装し,提案アーキテクチャの有効性を実証した。受信機フロントエンドプロトタイプは,10GHz IF帯域幅を有する4つのサブバンドにdc-40GHzの入力スペクトルを分割し,RFとLOブロックからそれぞれ33mAと60mAの平均電力を消費し,一方,<5dB NFと<-145dBc/Hz位相雑音を達成した。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
無線通信一般  ,  移動通信 

前のページに戻る