文献
J-GLOBAL ID:201902291678289708   整理番号:19A0186810

28nm FDSOI CMOSによる25GS/s 4ビット単一コアフラッシュADC【JST・京大機械翻訳】

A 25-GS/s 4-bit Single-core Flash ADC in 28 nm FDSOI CMOS
著者 (4件):
資料名:
巻: 2018  号: APCCAS  ページ: 30-33  発行年: 2018年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文は,28nm FDSOI CMOSプロセスで設計された25-GS/s4ビットフラッシュアナログ-ディジタル変換器(ADC)を提示した。トラックアンドホールド(T/H)帯域幅要求の包括的解析を行い,リードエッジ速度性能を目標とする単一コアADCの設計指針を提供した。FDSOIにおいて,脂肪ツリー温度計コード符号器とボディバイアスを有する1対2StrongARMラッチベースのデムックスコンパレータ構造を,電力消費を低減するために利用した。ADCは,Nyquist付近で19.48dBのSNDRを達成し,440mWの電力を消費する。Copyright 2019 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る