特許
J-GLOBAL ID:201903007528867100

GOA駆動回路及び液晶表示装置

発明者:
出願人/特許権者:
代理人 (2件): 飯田 雅人 ,  崔 允辰
公報種別:公表公報
出願番号(国際出願番号):特願2019-541836
公開番号(公開出願番号):特表2019-532358
出願日: 2016年12月20日
公開日(公表日): 2019年11月07日
要約:
本発明は、複数のカスケード接続されたGOAユニットを含み、第N段GOAユニットが表示領域の第N段水平走査線Gnにゲート駆動信号を出力し、該第N段GOAユニットがプルアップモジュール、プルアップ制御モジュール、プルダウン維持モジュール、ダウンロードモジュール及びブートストラップコンデンサモジュールを含むGOA駆動回路及び液晶表示装置を提供する。
請求項(抜粋):
GOA駆動回路であって、 複数のカスケード接続されたGOAユニットを含み、第N段GOAユニットが表示領域の第N段水平走査線Gnにゲート駆動信号を出力し、前記第N段GOAユニットはプルアップモジュール、プルアップ制御モジュール、プルダウン維持モジュール、ダウンロードモジュール及びブートストラップコンデンサモジュールを含み、前記プルアップモジュール、プルダウン維持モジュール及びブートストラップコンデンサモジュールがいずれも、それぞれ第N段ゲート信号点Qn及び第N段水平走査線Gnに電気的に接続され、前記プルアップ制御モジュール及びダウンロードモジュールが第N段ゲート信号点Qnに接続され、 前記プルダウン維持モジュールは、第1の薄膜トランジスタ、第2の薄膜トランジスタ、第3の薄膜トランジスタ、第4の薄膜トランジスタ、第5の薄膜トランジスタ、第7の薄膜トランジスタ、第8の薄膜トランジスタ及び第10の薄膜トランジスタを含み、前記第1の薄膜トランジスタのゲート及びドレインが第2の薄膜トランジスタのドレインに接続されると共に、第N段低周波クロック信号LCnが入力され、前記第1の薄膜トランジスタのソースと、第2の薄膜トランジスタのゲートと、第4の薄膜トランジスタのドレインとが接続され、前記第2の薄膜トランジスタのソース、第3の薄膜トランジスタのドレイン、第5の薄膜トランジスタのゲート及び第7の薄膜トランジスタのゲートが第N段共通ノードPnに接続され、前記第7の薄膜トランジスタのドレイン及び第8の薄膜トランジスタのドレインが第N段ゲート信号点Qnに接続され、前記第5の薄膜トランジスタのドレイン及び前記第10の薄膜トランジスタのドレインが前記第N段水平走査線に接続され、前記第3の薄膜トランジスタ、第4の薄膜トランジスタ、第5の薄膜トランジスタ、第7の薄膜トランジスタ、第8の薄膜トランジスタ及び第10の薄膜トランジスタのソースが基準低電圧源に接続されて基準低電圧が入力され、 前記第8の薄膜トランジスタ及び第10の薄膜トランジスタのゲートが接続されると共に、第N+1段共通ノードPn+1に接続され、前記第N段GOAユニットに入力される第N段低周波クロック信号LCnと、第N+1段GOAユニットに入力される第N+1段低周波クロック信号LCn+1とは周波数が同じで、位相が逆になる、GOA駆動回路。
IPC (3件):
G09G 3/36 ,  G09G 3/20 ,  G02F 1/133
FI (4件):
G09G3/36 ,  G09G3/20 622E ,  G09G3/20 622B ,  G02F1/133 505
Fターム (23件):
2H193ZA04 ,  2H193ZF23 ,  2H193ZF44 ,  5C006AC22 ,  5C006AF42 ,  5C006BB16 ,  5C006BC03 ,  5C006BF03 ,  5C006BF34 ,  5C006BF37 ,  5C006BF46 ,  5C006FA36 ,  5C006FA43 ,  5C006GA04 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD22 ,  5C080DD29 ,  5C080FF11 ,  5C080FF12 ,  5C080JJ02 ,  5C080JJ03

前のページに戻る