文献
J-GLOBAL ID:202002215915299729   整理番号:20A1799801

インテルMPXシステムスタックのクロスレイヤ解析を説明するIntel MPX【JST・京大機械翻訳】

Intel MPX Explained A Cross-layer Analysis of the Intel MPX System Stack
著者 (5件):
資料名:
号: SIGMETRICS ’18  ページ: 111-112  発行年: 2018年 
JST資料番号: D0698C  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
メモリ安全違反は,不安全言語で書かれたソフトウェアシステムにおけるセキュリティと信頼性問題の主要な原因である。ソフトウェアベースのメモリ安全アプローチにおける数十年長の研究の限られた採用を考えると,代替として,Intelはメモリ安全性を達成するためのハードウェア支援技術(MPX)をリリースした。本研究では,(a)性能オーバヘッド,(b)セキュリティ保証,および(c)ユーザビリティ課題の3次元に沿ったIntel MPXアーキテクチャの徹底的な研究を行った。著者らは,ハードウェア,オペレーティングシステム,コンパイラ,およびアプリケーションを含む,全体システムスタックの交差層解離を通して,Intel MPXアーキテクチャにおける問題の最初の詳細な根源解析を提示する。著者らの知見を展望するために,著者らはまた,Intel MPXの3つの顕著なタイプのソフトウェアベースのメモリ安全アプローチとの徹底的な比較を提示する。最後に,著者らの調査に基づいて,メモリ安全性のための将来のハードウェア拡張の設計空間探索を助けるために,Intel MPXアーキテクチャへの潜在的変化の方向を提案した。本研究の完全なバージョンは,コンピューティングシステムの測定および解析に関するACMの2018の進捗に現れる。Please refer to this article’s citation page on the publisher website for specific rights information. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
著者キーワード (3件):
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
計算機システム開発 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る