文献
J-GLOBAL ID:202002217034470253   整理番号:20A1320910

低電圧,低電力応用のためのバルク駆動準フローティングゲートFVF電流ミラー【JST・京大機械翻訳】

A bulk-driven quasi-floating gate FVF current mirror for low voltage, low power applications
著者 (3件):
資料名:
巻: 74  ページ: 45-54  発行年: 2020年 
JST資料番号: H0891A  ISSN: 0167-9260  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,新しい低電圧,低電力FVF電流ミラー回路を紹介した。バルク駆動(BD)技術を用いて,拡張入力電圧スイングと低供給電圧を達成した。さらに,準浮動ゲート(QFG)を用いて高周波性能を達成した。(BD)と(QFG)の併合は,供給電圧の低減による回路性能の改善のための良い魅力的解決策として現れる。(BD-QFG)MOSFET(MOST)技術の興味深い特性から,提案したFVF電流ミラー回路は,以前に報告された他の研究と比較して優れた性能を示した。0.18μmUSMCプロセスに基づくELDOシミュレータにより,提案した回路のワーカビリティを検証した。それは,低電源電圧(0.8V)から,高帯域幅(2.7GHz),低電力消費(79.33μW),低入力インピーダンス(130Ω),および高出力インピーダンス(9.5GΩ)を達成した。モンテカルロシミュレーションも行い,それはミスマッチに対して提案した回路のロバスト性能を証明した。提案した電流ミラーの応用を,提案したBD-QFG電流ミラーのワーカビリティを確実にするために,電流コンパレータの形で提示した。Copyright 2020 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 

前のページに戻る