文献
J-GLOBAL ID:202002243133984787   整理番号:20A1813269

オープンソースソフトウェアとハードウェアツールを用いたFPGA上のディジタル回路設計のための低コスト開発プラットフォーム【JST・京大機械翻訳】

A low-cost development platform to design digital circuits on FPGAs using open-source software and hardware tools
著者 (6件):
資料名:
巻: 2020  号: TAEE  ページ: 1-8  発行年: 2020年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
大学デジタルエレクトロニクスコースの実験室セッション中のディジタルシステムの実用的実装は,TTL7400またはCMOS4000シリーズおよびパンボードワイヤのようなモノリシック集積回路を用いて,それらをプロトボードに接続するか,あるいはFPGAのような再構成可能ハードウェアデバイスを用いて行うことができる。第1のアプローチでは,多くの学生は,実行しなければならない多数の有線接続のため,配線と試験プロセスにおいて困難に直面し,一方,第2の方法では,学生がFPGAをプログラムするのに必要なソフトウェアとハードウェア開発ツールを利用するために,限られたまたは制限されたアクセスで困難が生じる。しばしば,工学と文化の多くの学校において,これらのツールは,実験室セッションの間にのみ利用可能であり,各セッションを仕上げた後に,それらは通常,それらへの自由アクセスなしで保存される。したがって,学生はディジタルエレクトロニクス知識とスキルを改善するために自由に実践できない。両問題を克服するため,本研究では,FPGA上のディジタル回路を設計するための低コスト開発プラットフォームを示した。1)容易に複製できる,2)有線接続の数は最小化され,3)オープンソースソフトウェアとハードウェアツールの使用に基づく。このようなアプローチを用いて,学生は研究室に来る前に研究室運動で家庭で作業できる。したがって,実験室セッションの間,それらは,配線誤りを解決するのではなく,ディジタルエレクトロニクスの基本的側面を深めることができる。Copyright 2020 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 

前のページに戻る