文献
J-GLOBAL ID:202002248913782237   整理番号:20A2078029

高性能動的バイナリー計装のための乗員レバーエージングLLVM【JST・京大機械翻訳】

Instrew leveraging LLVM for high performance dynamic binary instrumentation
著者 (2件):
資料名:
号: VEE ’20  ページ: 172-184  発行年: 2020年 
JST資料番号: D0698C  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
動的バイナリ計装フレームワークは,追加の解析,デバッギング,またはプロファイリング設備によるプログラムの強化,または,資源コードへの再コンパイルまたはアクセスを必要とせずに最適化または翻訳を追加するための一般的なツールである。バイナリコードを解析し,a---典型的な低レベル-中間表現に翻訳し,必要な計装または変換を加え,次に,新しいコードオンデマンドと実行時間を発生した。したがって,ほとんどのツールは,低品質コードのコストで高速コード書き込みプロセスに焦点を合わせ,計装コードにおける著しい減速をもたらす。さらに,ほとんどのツールは,アプリケーションのアドレス空間で実行され,それらの開発は厄介である。高品質コード最適化と発電のためにLLVMコンパイラインフラストラクチャをレバーする(a)これらのギャップを閉じる新しい動的バイナリ計装フレームワークを提案し,(b)ターゲットコードと機器間のプロセス分離を可能にする。著者ら自身の非ポータブルで低レベルの中間表現を使用する代わりに,このフレームワークは,元のマシンコードをLLVM-IRに直接的に持ち上げ,そこでは,計装と行動変化を実行し,それから高品質コードを製造できる。SPEC CPU2017ベンチマークに関する結果は,再書き込みオーバヘッドが最先端のツールチェーンValgrindを用いたオーバヘッドの1/5であることを示した。Please refer to this article’s citation page on the publisher website for specific rights information. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
言語プロセッサ 

前のページに戻る