文献
J-GLOBAL ID:202002253497321848   整理番号:20A2499911

GaNベースDC-DCブーストコンバータのためのDC-Bias効果低減能力を有するマトリックスインダクタ【JST・京大機械翻訳】

Matrix Inductor With DC-Bias Effect Reduction Capability for GaN-Based DC-DC Boost Converter
著者 (4件):
資料名:
巻: 67  号: 11  ページ: 2597-2601  発行年: 2020年 
JST資料番号: W0347A  ISSN: 1549-7747  CODEN: ITCSFK  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
この短報では,4相マトリックスインダクタを有する400WガリウムNitrideデバイスベースのDC-DCブーストコンバータを提案した。インダクタコア損失に及ぼすDCバイアスの顕著な影響があり,最も単純な解は多相構造を採用することである。しかし,転炉のサイズは,相数が増加するにつれて増加する。したがって,高効率と高電力密度の両方を達成するために,マトリックスインダクタを4つの位相ブーストコンバータのために提案する。提案した行列インダクタは,Eコアを有する従来のインダクタのフラックス共有利点を保持し,従って,磁束消去を通してインダクタを統合することにより,電力密度と利用率を大きく増加させる。したがって,4つの従来のインダクタと比較して,サイズとコア損失の両方が減少した。さらに,4つの位相が並列に操作されるので,インターリーブ構造において重要な問題である位相誤差は,提案したコンバータに影響を及ぼさず,現在のバランス問題を除去する。臨界動作モードを利用して,全てのスイッチに対してゼロ電圧スイッチング(ZVS)を達成した。最後に,提案した4相DC-DCブーストコンバータとマトリックスインダクタを構築し,その実現可能性を検証するために試験した。ピークとCEC効率は,それぞれ99.3%と99.1%であった。Copyright 2020 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
符号理論  ,  無線通信一般  ,  信号理論 

前のページに戻る