文献
J-GLOBAL ID:202002258951622345   整理番号:20A2782873

配電グリッドへの太陽光発電システムを接続する三相シャント能動電力フィルタのためのバックステッピングコントローラのFPGAベース実装【JST・京大機械翻訳】

FPGA-Based Implementation of Backstepping Controller for Three-Phase Shunt Active Power Filter Interfacing Solar Photovoltaic System to Distribution Grid
著者 (2件):
資料名:
巻: 707  ページ: 441-453  発行年: 2020年 
JST資料番号: W5070A  ISSN: 1876-1100  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: ドイツ (DEU)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
短絡能動電力フィルタ機能を有するグリッドに面する太陽光起電力システムのための制御装置の設計と実装を,本論文で議論した。内部高調波電流補償ループと外部dc電圧制御ループは,制御システムを構成した。瞬時電力理論に基づく自己同調フィルタ(STF)を用いて内部ループを実現し,バックステッピングアルゴリズムを用いて外部ループを実現した。制御アルゴリズムを,動的システム条件,すなわち,Matlab/Simulink環境における太陽照射の変化と負荷の変化の下でシミュレートした。実際の電力交換のための配電系統を有する高調波電流とインタフェイス間太陽PVシステムの緩和における制御装置の有効性を確実にするために,制御アルゴリズムを定常状態と動的条件の下でテストして,シミュレーション結果によって確証した。次に,制御アルゴリズムを単一全オンチップFPGAを用いて実装した。ハードウェア共シミュレーションをFPGAに実装された制御システムとMatlab/Simulinkでシミュレートしたシャント能動フィルタ電力回路で行った。得られたハードウェア共シミュレーション結果を,動的システム条件の下でのMatlabシミュレーション結果と整合して,FPGAを用いた制御装置設計を検証した。Copyright The Author(s), under exclusive license to Springer Nature Singapore Pte Ltd. 2021 Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
太陽光発電  ,  電力系統一般  ,  電力変換器 

前のページに戻る