文献
J-GLOBAL ID:202002264286777379   整理番号:20A0899400

不均一なSboxes,線形マスクされた混合柱,および二重レール鍵付加による14nm CMOSにおける4900μm 2839-Mb/sサイドチャネル攻撃耐性AES-128【JST・京大機械翻訳】

A 4900- $¥mu$ m2 839-Mb/s Side-Channel Attack- Resistant AES-128 in 14-nm CMOS With Heterogeneous Sboxes, Linear Masked MixColumns, and Dual-Rail Key Addition
著者 (12件):
資料名:
巻: 55  号:ページ: 945-955  発行年: 2020年 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高度暗号化標準(AES)のような暗号回路は,相関電力解析(CPA)サイドチャネル攻撃(SCA)に対して脆弱であり,そこでは,敵が埋め込まれた鍵の値を解読するために,逆の監視装置チップ供給電流シグネチャまたは電磁(EM)放出がある。本論文では,4900μm~2を占める14nm CMOSで作製した全ディジタル,完全合成可能なSCA耐性16-b直列AES-128ハードウェア加速器について述べた。不均一ボックス,線形マスクMixColumns,および二重レールAddRoundKey回路を通してのランダム化バイト順序シャッフリングを可能にした。1)14nm CMOSで実装された非保護AESと比較して,電流シグネチャとHamming距離(HD)/Hamming重量(HW)パワーモデルの間の9.2×低い相関;2)正しいキー推測に対する相関比の2.3×減衰;3)750mV,25°Cで測定した11MW全電力消費による839Mb/s暗号化スループット;4)エネルギー最適点290mV,25°Cで測定された390Gbps/Wのピークエネルギー効率は,保護されていないAESエンジン上での23%のオーバーヘッドを表している。5)非保護AESと比較して<1%の性能影響;6)非保護AES加速器上での最小トレース対開示(MTD)における>1200×改善,12M暗号化後に観測されたCPA攻撃は成功しなかった。そして,7)電力とEM時間領域解析における試験ベクトル漏れ評価(TVLA)計量における>1100×改善。Copyright 2020 The Institute of Electrical and Electronics Engineers, Inc. All rights reserved. Translated from English into Japanese by JST.【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
増幅回路 

前のページに戻る